需要注意的是,每一代CBB和CLB的設計都不太一樣,特別是CBB的 變化比較大,所以測試中需要加以注意。圖4.10是支持PCIe4.0測試的夾具套件,主要包括1塊CBB4測試夾具、2塊分別支持x1/x16位寬和x4/x8位寬的CLB4測試夾具、1塊可 變ISI的測試夾具。在測試中,CBB4用于插卡的TX測試以及主板RX測試中的校準; CLB4用于主板TX的測試以及插卡RX測試中的校準;可變ISI的測試夾具是PCIe4 .0中 新增加的,無論是哪種測試,ISI板都是需要的。引入可變ISI測試夾具的原因是在PCIe4.0 的測試規(guī)范中,要求通過硬件通道的方式插入傳輸通道的影響,用于模擬實際主板或插卡上 PCB走線、過孔以及連接器造成的損耗。所有帶pcie物理插槽的主板都可以插固態(tài)硬盤用么?假如能的話插上可以改成引導系統(tǒng)的盤么?機械PCI-E測試熱線
在測試通道數方面,傳統(tǒng)上PCIe的主板測試采用了雙口(Dual-Port)測試方法,即需要 把被測的一條通道和參考時鐘RefClk同時接入示波器測試。由于測試通道和RefClk都是 差分通道,所以在用電纜直接連接測試時需要用到4個示波器通道(雖然理論上也可以用2個 差分探頭實現連接,但是由于會引入額外的噪聲,所以直接電纜連接是常用的方法),這種 方法的優(yōu)點是可以比較方便地計算數據通道相對于RefClk的抖動。但在PCIe5.0中,對于 主板的測試也采用了類似于插卡測試的單口(Single-Port)方法,即只把被測數據通道接入 示波器測試,這樣信號質量測試中只需要占用2個示波器通道。圖4.23分別是PCIe5.0主 板和插卡信號質量測試組網圖,芯片封裝和一部分PCB走線造成的損耗都是通過PCI-SIG機械PCI-E測試熱線3090Ti 始發(fā)支持 PCIe5.0 顯卡供電接口怎么樣?
PCIe4.0的接收端容限測試在PCIel.0和2.0的時代,接收端測試不是必需的,通常只要保證發(fā)送端的信號質量基本就能保證系統(tǒng)的正常工作。但是從PCle3.0開始,由于速率更高,所以接收端使用了均衡技術。由于接收端更加復雜而且其均衡的有效性會影響鏈路傳輸的可靠性,所以接收端的容限測試變成了必測的項目。所謂接收容限測試,就是要驗證接收端對于惡劣信號的容忍能力。這就涉及兩個問題,一個是惡劣信號是怎么定義的,另一個是怎么判斷被測系統(tǒng)能夠容忍這樣的惡劣信號。
·項目2.6Add-inCardLaneMarginingat16GT/s:驗證插卡能通過LaneMargining功能反映接收到的信號質量,針對16Gbps速率?!ろ椖?.7SystemBoardTransmitterSignalQuality:驗證主板發(fā)送信號質量,針對2.5Gbps、5Gbps、8Gbps、16Gbps速率?!ろ椖?.8SystemBoardTransmitterPresetTest:驗證插卡發(fā)送信號的Preset值是否正確,針對8Gbps和16Gbps速率?!ろ椖?.9SystemBoardTransmitterLinkEqualizationResponseTest:驗證插卡對于鏈路協商的響應時間,針對8Gbps和16Gbps速率?!ろ椖?.10SystemLaneMarginingat16GT/s:驗證主板能通過LaneMargining功能反映接收到的信號質量,針對16Gbps速率?!ろ椖?.11AddinCardReceiverLinkEqualizationTest:驗證插卡在壓力信號下的接收機性能及誤碼率,要求可以和對端進行鏈路協商并相應調整對端的預加重,針對8Gbps和16Gbps速率。PCI-E 3.0測試接收端容限測試;
為了克服大的通道損耗,PCle5.0接收端的均衡能力也會更強一些。比如接收端的 CTLE均衡器采用了2階的CTLE均衡,其損耗/增益曲線有4個極點和2個零點,其直流增益可以在-5~ - 15dB之間以1dB的分辨率進行調整,以精確補償通道損耗的 影響。同時,為了更好地補償信號反射、串擾的影響,其接收端的DFE均衡器也使用了更復 雜的3-Tap均衡器。對于發(fā)射端來說,PCle5.0相對于PCIe4.0和PCIe3.0來說變化不大, 仍然是3階的FIR預加重以及11種預設好的Preset組合。PCI-E硬件測試方法有那些辦法;測試服務PCI-E測試方案商
PCI-E 3.0數據速率的變化;機械PCI-E測試熱線
首先來看一下惡劣信號的定義,不是隨便一個信號就可以,且惡劣程度要有精確定義才 能保證測量的重復性。通常把用于接收端容限測試的這個惡劣信號叫作Stress Eye,即壓 力眼圖,實際上是借鑒了光通信的叫法。這個信號是用高性能的誤碼儀先產生一個純凈的 帶特定預加重的信號,然后在這個信號上疊加精確控制的隨機抖動(RJ)、周期抖動(SJ)、差 模和共模噪聲以及碼間干擾(ISI)。為了確定每個成分的大小都符合規(guī)范的要求,測試之前需要先用示波器對誤碼儀輸出的信號進行校準。其中,ISI抖動是由PCIe協會提供的測試 夾具產生,其夾具上會模擬典型的主板或者插卡的PCB走線對信號的影響。在PCIe3.0的 CBB夾具上,增加了專門的Riser板以模擬服務器等應用場合的走線對信號的影響;而在 PCIe4.0和PCIe5.0的夾具上,更是增加了專門的可變ISI的測試板用于模擬和調整ISI的 影響。機械PCI-E測試熱線